# Macchina a stati finiti DMAC (c'è una sola periferica bidirezionale: DISCO)

- 1. I/O dalla memoria al disco in modalità Burst
- 2. I/O dalla memoria al disco in modalità Bus Stealing
- 3. I/O dal disco alla memoria in modalità Burst
- 4. I/O dal disco alla memoria in modalità Bus Stealing

#### **DMAC**



Programmazione del DMAC sono comandi dati a livello software Dal PD 32

II DMAC controlla che la periferica non sia già impegnata con altre operazioni di I/O



L'SCO del DMAC legge il valore del Flip Flop SR I/O:

- -Se è 0 è un'interazione da disco verso la memoria
- -Se è 1 è un'interazione dalla memoria al disco

L'SCO legge il valore del Flip Flop SR Burst Bus – St:

- -Se è 0 si tratta di un uso del Bus di tipo Burst
- -Se è 1 si tratta di un uso del Bus di tipo Burst Stealing

<sup>\*</sup>si tratta di controlli implementati a livello Firmware

#### (1) Trasferimento da disco a memoria di tipo Burst 1 di 2



Lo SCO del DMAC invia allo SCO della periferica il segnale "Dato Letto"

Subito dopo lo SCO del DMAC si mette in ascolto del segnale "Dato Pronto", il quale verrà posto ad uno dalla periferica quando sarà pronto il dato da lei generato.

Viene richiesto il bus al Processore, da parte del DMAC, attraverso Il Memory Bus Request, funzionante in logica negata

Si attende che il PD32 abbia messo le sue uscite in alta impedenza, Il tutto avviene quando il segnale Memory Bus Grent, ascoltato dal DMAC, è posto ad uno dal PD32

Questa serie di segnali di controllo generati dal SCO del DMAC servono per scaricare i 30 bit dal CAR e i 32 del registo di out della periferica nella memoria.

Settare i quattro segnali Mbi, i=1,...,4 significa ipotizzare di scrivere simultaneamente 4 Byte allineati in memoria

(1) Trasferimento da disco a memoria di tipo Burst 2 di 2



Una volta effettuato il trasferimento viene incrementato di 4 il registro CAR e decrementato di 4 il registro WC

Si verifica se il World Counter è divenuto 0: Se si il lavoro del DMAC è finito Se no ci sono ancora dati da trasferire

Chiedo alla periferica di generare l'n-esimo dato

Lo SCO del DMAC si mette di nuovo in ascolto del segnale "Dato Pronto", il quale verrà posto ad uno dalla periferica quando sarà pronto il nuovo dato da lei generato.

Se il trasferimento è completato il DMAC rilascia il bus, il Processore si risveglia e continua il suo lavoro...

Resetta il Flip Flop SR "START"

(2) Trasferimento da disco a memoria di tipo Burst Stealing 1 di 2



Lo SCO del DMAC invia allo SCO della periferica il segnale "Dato Letto"

Subito dopo lo SCO del DMAC si mette in ascolto del segnale "Dato Pronto", il quale verrà posto ad uno dalla periferica quando sarà pronto il dato da lei generato.

Viene richiesto il bus al Processore, da parte del DMAC, attraverso Il Memory Bus Request, funzionante in logica negata

Si attende che il PD32 abbia messo le sue uscite in alta impedenza, Il tutto avviene quando il segnale Memory Bus Grent, ascoltato dal DMAC, è posto ad uno dal PD32

Questa serie di segnali di controllo generati dal SCO del DMAC servono per scaricare i 30 bit dal CAR e i 32 del registo di out della periferica nella memoria.

Settare i quattro segnali Mbi, i=1,...,4 significa ipotizzare di scrivere simultaneamente 4 Byte allineati in memoria

(2) Trasferimento da disco a memoria di tipo Burst Stealing 2 di 2



Una volta effettuato il trasferimento viene incrementato di 4 il registro CAR e decrementato di 4 il registro WC

Un trasferimento è completato il DMAC rilascia il bus , il Processore si risveglia e continua il suo lavoro...

Si verifica se il World Counter è divenuto 0: Se si il lavoro del DMAC è finito Se no ci sono ancora dati da trasferire

Resetta il Flip Flop SR "START"

#### (3) Trasferimento da memoria a disco di tipo Burst 1 di 2



Viene richiesto il bus al Processore, da parte del DMAC, attraverso Il Memory Bus Request, funzionante in logica negata

Si attende che il PD32 abbia messo le sue uscite in alta impedenza, Il tutto avviene quando il segnale Memory Bus Grent, ascoltato dal DMAC, è posto ad uno dal PD32

Questa serie di segnali di controllo generati dal SCO del DMAC servono per selezionare i dati indirizzati dal CAR e depositarli Nel REGin della periferica

Settare i quattro segnali Mbi, i=1,...,4 significa ipotizziamo di scrivere simultaneamente 4 Byte allineati in memoria

Trasferimento del dato dall'MDR al registro interno della periferica

(3) Trasferimento da memoria a disco di tipo Burst 2 di 2



Una volta effettuato il trasferimento viene incrementato di 4 il registro CAR e decrementato di 4 il registro WC

Si verifica se il World Counter è divenuto 0: Se si il lavoro del DMAC è finito Se no ci sono ancora dati da trasferire

Il DMAC avverte la periferica che il dato è stato scritto nel REGIN

Lo SCO del DMAC si mette in ascolto del segnale "Next Dato", il quale verrà posto ad uno dalla periferica quando sarà pronta a ricevere un nuovo dato.

Il DMAC avverte la periferica che il dato è stato scritto nel REGIN

DMAC rilascia il bus, il Processore si risveglia e continua il lavoro...

Resetta il Flip Flop SR "START"

(4) Trasferimento da memoria a disco di tipo Burst Stealing 1 di 2



Viene richiesto il bus al Processore, da parte del DMAC, attraverso Il Memory Bus Request, funzionante in logica negata

Si attende che il PD32 abbia messo le sue uscite in alta impedenza, Il tutto avviene quando il segnale Memory Bus Grent, ascoltato dal DMAC, è posto ad uno dal PD32

Questa serie di segnali di controllo generati dal SCO del DMAC servono per selezionare i dati indirizzati dal CAR e depositarli Nel REGin della periferica

Settare i quattro segnali Mbi, i=1,...,4 significa ipotizzare di scrivere simultaneamente 4 Byte allineati in memoria

Trasferimento del dato dall'MDR al registro interno della periferica

Un trasferimento è completato il DMAC rilascia il bus , il Processore si risveglia e continua il suo lavoro...

Il DMAC avverte la periferica che il dato è stato scritto nel REGIN

(4) Trasferimento da memoria a disco di tipo Burst Stealing 2 di 2



Una volta effettuato il trasferimento viene incrementato di 4 il registro CAR e decrementato di 4 il registro WC

Si verifica se il World Counter è divenuto 0: Se si il lavoro del DMAC è finito Se no ci sono ancora dati da trasferire

Lo SCO del DMAC si mette in ascolto del segnale "Next Dato", il quale verrà posto ad uno dalla periferica quando sarà pronta a ricevere un nuovo dato, poi il DMAC andrà a chiedere di nuovo il Bus al Processore

Resetta il Flip Flop SR "START"